cmdq_reg.h 3.5 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879
  1. #ifndef __CMDQ_REG_H__
  2. #define __CMDQ_REG_H__
  3. #include <mt-plat/sync_write.h>
  4. #include <asm/io.h>
  5. #include "cmdq_core.h"
  6. #include "cmdq_device.h"
  7. #define MMSYS_CONFIG_BASE cmdq_dev_get_module_base_VA_MMSYS_CONFIG()
  8. #define GCE_BASE_PA cmdq_dev_get_module_base_PA_GCE()
  9. #define GCE_BASE_VA cmdq_dev_get_module_base_VA_GCE()
  10. #define CMDQ_CORE_WARM_RESET (GCE_BASE_VA + 0x000)
  11. #define CMDQ_CURR_IRQ_STATUS (GCE_BASE_VA + 0x010)
  12. #define CMDQ_SECURE_IRQ_STATUS (GCE_BASE_VA + 0x014)
  13. #define CMDQ_CURR_LOADED_THR (GCE_BASE_VA + 0x018)
  14. #define CMDQ_THR_SLOT_CYCLES (GCE_BASE_VA + 0x030)
  15. #define CMDQ_THR_EXEC_CYCLES (GCE_BASE_VA + 0x034)
  16. #define CMDQ_THR_TIMEOUT_TIMER (GCE_BASE_VA + 0x038)
  17. #define CMDQ_BUS_CONTROL_TYPE (GCE_BASE_VA + 0x040)
  18. #define CMDQ_CURR_INST_ABORT (GCE_BASE_VA + 0x020)
  19. #define CMDQ_CURR_REG_ABORT (GCE_BASE_VA + 0x050)
  20. #define CMDQ_SECURITY_STA(id) (GCE_BASE_VA + (0x030 * id) + 0x024)
  21. #define CMDQ_SECURITY_SET(id) (GCE_BASE_VA + (0x030 * id) + 0x028)
  22. #define CMDQ_SECURITY_CLR(id) (GCE_BASE_VA + (0x030 * id) + 0x02C)
  23. #define CMDQ_SYNC_TOKEN_ID (GCE_BASE_VA + 0x060)
  24. #define CMDQ_SYNC_TOKEN_VAL (GCE_BASE_VA + 0x064)
  25. #define CMDQ_SYNC_TOKEN_UPD (GCE_BASE_VA + 0x068)
  26. #define CMDQ_PREFETCH_GSIZE (GCE_BASE_VA + 0x0C0)
  27. #define CMDQ_GPR_R32(id) (GCE_BASE_VA + (0x004 * id) + 0x80)
  28. #define CMDQ_GPR_R32_PA(id) (GCE_BASE_PA + (0x004 * id) + 0x80)
  29. #define CMDQ_THR_WARM_RESET(id) (GCE_BASE_VA + (0x080 * id) + 0x100)
  30. #define CMDQ_THR_ENABLE_TASK(id) (GCE_BASE_VA + (0x080 * id) + 0x104)
  31. #define CMDQ_THR_SUSPEND_TASK(id) (GCE_BASE_VA + (0x080 * id) + 0x108)
  32. #define CMDQ_THR_CURR_STATUS(id) (GCE_BASE_VA + (0x080 * id) + 0x10C)
  33. #define CMDQ_THR_IRQ_STATUS(id) (GCE_BASE_VA + (0x080 * id) + 0x110)
  34. #define CMDQ_THR_IRQ_ENABLE(id) (GCE_BASE_VA + (0x080 * id) + 0x114)
  35. #define CMDQ_THR_SECURITY(id) (GCE_BASE_VA + (0x080 * id) + 0x118)
  36. #define CMDQ_THR_CURR_ADDR(id) (GCE_BASE_VA + (0x080 * id) + 0x120)
  37. #define CMDQ_THR_END_ADDR(id) (GCE_BASE_VA + (0x080 * id) + 0x124)
  38. #define CMDQ_THR_EXEC_CNT(id) (GCE_BASE_VA + (0x080 * id) + 0x128)
  39. #define CMDQ_THR_WAIT_TOKEN(id) (GCE_BASE_VA + (0x080 * id) + 0x130)
  40. #define CMDQ_THR_CFG(id) (GCE_BASE_VA + (0x080 * id) + 0x140)
  41. #define CMDQ_THR_PREFETCH(id) (GCE_BASE_VA + (0x080 * id) + 0x144)
  42. #define CMDQ_THR_INST_CYCLES(id) (GCE_BASE_VA + (0x080 * id) + 0x150)
  43. #define CMDQ_THR_INST_THRESX(id) (GCE_BASE_VA + (0x080 * id) + 0x154)
  44. #define CMDQ_THR_EXEC_CNT_PA(id) (GCE_BASE_PA + (0x080 * id) + 0x128)
  45. #ifdef CMDQ_USE_LEGACY
  46. #define CMDQ_TEST_MMSYS_DUMMY_OFFSET (0x890)
  47. #else
  48. /* use DUMMY_3(0x89C) because DUMMY_0/1 is CLKMGR SW */
  49. #define CMDQ_TEST_MMSYS_DUMMY_OFFSET (0x89C)
  50. #endif
  51. #define CMDQ_TEST_MMSYS_DUMMY_PA (0x14000000 + CMDQ_TEST_MMSYS_DUMMY_OFFSET)
  52. #define CMDQ_TEST_MMSYS_DUMMY_VA (cmdq_dev_get_module_base_VA_MMSYS_CONFIG() + CMDQ_TEST_MMSYS_DUMMY_OFFSET)
  53. #define CMDQ_APXGPT2_COUNT (cmdq_dev_get_APXGPT2_count())
  54. #define CMDQ_REG_GET32(addr) (readl((void *)addr) & 0xFFFFFFFF)
  55. #define CMDQ_REG_GET16(addr) (readl((void *)addr) & 0x0000FFFF)
  56. #define CMDQ_REG_GET64_GPR_PX(id) cmdq_core_get_GPR64(id)
  57. #define CMDQ_REG_SET64_GPR_PX(id, value) cmdq_core_set_GPR64(id, value)
  58. #define CMDQ_REG_SET32(addr, val) mt_reg_sync_writel(val, (addr))
  59. #endif /* __CMDQ_REG_H__ */